基于低功耗优化的异步数字电路设计方法研究
DOI: http://dx.doi.org/10.12349/iser.v6i8.7023
Article ID: 7023
摘要
纳米时代,异步数字电路备受关注。文章基于此,首先分析了异步数字电路的低功耗特性,并从拓扑结构的角度,分析了异步数字电路低功耗特性的成因,继而从辑风格选择、握手协议与通信机制、布局布线与物理设计、电源管理策略四个方面,探讨了异步数字电路低功耗设计的要点,介绍了异步数字电路低功耗设计的流程:需求分析与架构设计、逻辑设计与优化、时序验证及功耗分析、物理设计与原型验证,并结合当前的设计问题,对其未来发展做了展望。
关键词
异步数字电路;低功耗;设计方法
参考
崔梓琳.异步电路关键逻辑模块的设计与实现研究[D].重庆大学,2023.
张景伟,李若仲,肖宇,等.基于FPGA的全局异步局部同步四相单轨握手协议实现[J].电子技术应用,2012(04):37-39,42.
张奇惠,曹健,曹喜信,等.异步低功耗RSA电路结构的设计和实现[J].北京大学学报(自然科学版),2018(06):1351-1354.
中国科学院半导体研究所.数字低压差稳压器技术的回顾和展望[EB/OL].http:// www. semi.ac.cn/2017xshd_136831/202012/t20201225_5842715.html
张巍. 基于智能算法的电子电工与计算机技术应用[J].电子技术(上海),2025(02):280-281.
Refbacks
- 当前没有refback。
版权所有(c)2025 刘 明忠

此作品已接受知识共享署名-非商业性使用 4.0国际许可协议的许可。